By Shivani Joshi

在PCB設計界,有個問題總是讓工程師寢食難安:「訊號完整性和串擾問題該如何及早發現?那些看似正常的走線,會不會暗藏隱患?」
西門子最近分享了PADS Professional Premium的完整解決方案:透過HyperLynx BoardSim,設計師不只能全面分析PCB的訊號品質,更能快速找出潛在問題並提供改善建議。關鍵在於系統能自動辨識風險區域,並提供多重驗證方案。
在PADS Professional Premium Layout完成電路板佈線後,您將迎來一個關鍵的機會對設計進行分析,確保能夠一次性滿足所有需求。
將整個電路板匯入HyperLynx BoardSim進行佈線後分析
所有已佈線和未佈線的導線都將無縫匯入,並以清晰的佈局視圖呈現。添加IC模型的方式與LineSim相同,僅需選擇一個庫裝置以及訊號或引腳。HyperLynx BoardSim能自動辨識適合模擬的差分對,消除猜測的過程。設計差分對時,選擇或輸入網路名稱即可。如果軟體不支持所選配對(例如網路未連接到相同元件的引腳),狀態列會顯示「無效」。
確保考慮到所有耦合因素
設定並啟用希望模擬的網路耦合選項非常簡單。可以指定導線、封裝以及填充區域的耦合設定,甚至可以透過幾何區域或電氣估算在耦合設定對話方塊中選擇串擾模擬的約束條件。這種簡便的設定方式能確保如預期進行耦合因素的模擬。
執行通用批次向導進行詳細分析
選擇網路並啟用耦合後,可以執行通用批次精靈以進行詳細分析,快速預測哪些網路最有可能受到嚴重串擾影響。模擬設定允許精確設定需要分析的內容,包括IC建模因素。由此,您可以選擇適合時間與準確性限制的串擾模擬方法。
檢視報告
完成批次分析後,會產生一份易於瀏覽的報告,詳細列出設計中透過與未透過模擬的情況。所有未透過訊號完整性和串擾參數的選定網路旁將顯示「Fail」連結,點擊後可檢視這些網路失敗的更多詳細資訊。在「所有串擾模擬」標籤中還有更詳細的內容,包括每個受害網路和干擾網路的案例,甚至指出網路耦合不是主要因素的位置。
嘗試終端匹配
HyperLynx BoardSim提供一個快速終端選項來改進報告中提供的訊號完整性問題。快速終端是一種特殊元件,允許使用者透過添加臨時終端元件來試驗不在電路板佈局中的終端方案。根據BoardSim對任意網路提供的自動終端建議進行一些設計調整後,可以重新運行批次分析精靈以驗證所有訊號完整性和串擾約束條件是否滿足。此外,您還可以使用示波器視圖來輔助設計決策。在示波器視圖中,可以快速模擬不同IC耦合速度,而無需在BoardSim視圖中反覆切換。
模擬多種場景
HyperLynx還允許使用互動式掃描功能模擬多種場景。在掃描管理器中,可以選擇一系列模擬案例以最佳支持設計約束條件。在層疊選項中,可以模擬不同層厚度、介電常數值或損耗切線的變化。此外,還可以掃描不同的電源、緩衝模型等更多參數。
Kommentare